# Compte rendu de – TP04 - Pilotage de LED et mémoire Partie 2

### 1.1 Objectif de ce TP

L'objectif de cette partie est de réaliser un design permettant de faire clignoter une LED RGB avec une séquence de couleurs entrées à l'aide des boutons. Dans cette partie, vous utiliserez le module LED driver de la partie 1 et vous ajouterez l'utilisation d'un composant mémoire : la FIFO.

1) Question 1 - Sur l'architecture RTL, modifiez le module LED\_driver en ajoutant une sortie end\_cycle. Cette sortie vaudra 1 à la fin d'un cycle allumé/éteint de la LED RGB.





- 2. Modifiez la logique en entrée du module pour ajouter une FIFO. Cette FIFO doit prendre en entrée le code couleur « vert » ou « bleu » suivant l'état du bouton\_1 et est connectée en sortie à l'entrée color\_code du module LED\_driver. La donnée est écrite dans la FIFO lorsqu'il y a un front montant du bouton\_0. La donnée de la FIFO est lue lorsque le signal end\_cycle du module LED driver vaut 1.
- + Question3 et question 4
- je commence par comprendre le fonctionnement de mon FIFO pour pouvoir l'intégrer dans mon tp :
- J'ai créé mon composant IP avec des entrées sorties adaptées (clk =100MHz)





```
begin
Bouton_1_tb <= "11";
wait for 10 sec;
Bouton_1_tb <= "01";
wait for 10 sec;
Bouton_1_tb <= "10";
wait for 10 sec;
Bouton_1_tb <= "00";
wait for 10 sec;
end process;
test_bouton_0 process : process -- tester l'autorisation de mon ecriture de commande
begin
Bouton_0_tb <= '0';
wait for 5 sec;
Bouton_0_tb <= '1';
wait for 20000 ns;
Bouton 0 tb <= '0';
wait for 10 sec;
Bouton 0 tb <= '1';
wait for 20 sec;
end process;
test_end_cycle_process : process -- tester l'autorisation de la lecture de ma commande
begin
end_cycle_tb <= '0';
wait for 15 sec;
end cycle tb <= '1';
wait for 20000 ns;
end process;
```

Ensuite je reviens à mon projet MASTER pour rassembler mon architecture globale, maintenant que j'ai compris le fonctionnement d'un composant FIFO :

MASTER GLOBAL qui englobe : nouveau LED\_DRIVER (Question 1) & composant FIFO









Une fois notre IP est bien importé et intégré dans notre code puis instancié on va simuler le comportement fonctionnel de l'ensemble de mon architecture.

- Importation de mon IP FIFO (fifo\_generator\_0) : ici j'ai 2 bits en entrée et sortie de ma fifo

```
component fifo_generator_0 is
 PORT (
         clk
                                  : IN std logic := '0';
                                  : IN std logic := '0';
         srst
                                  : IN std logic := '0';
         wr_en
         rd en
                                  : IN std logic := '0';
                                  : IN std logic vector(1 DOWNTO 0) := (OTHERS => '0');
         din
                                  : OUT std_logic_vector(1 DOWNTO 0) := (OTHERS => '0');
         dout
         full
                                 : OUT std logic := '0';
                                 : OUT std logic); -- := '1');
         empty
end component;
```

- <u>Instanciation de mon IP</u> FIFO (fifo\_generator\_0) : ici dans mon module MASTER GLOBAL :

```
inst_fifo_generator_0: fifo_generator_0 port map(
    clk => clk, --
    srst => Reset_master, ---
    din => data_fifo,
    wr_en=> wr_en_master, --
    rd_en => rd_en_master, ---
    dout => out_FIFO,
    full => full, --
    empty => empty );
```

- Explication de l'écriture de la fifo dans mon architecture



#### Explication de la lecture de la fifo dans mon architecture



#### Zoom sur le pic bleu juste avant le changement de bit s en lecture de data: Explication



Question 5 : Réalisez une synthèse et étudiez le rapport de synthèse, les ressources utilisées doivent

correspondre à votre schéma RTL.



## 1.2 Schématique:

Ma schématique après implémentation en comparaison avec mon architecture :



Question6 : Effectuez le placement routage et étudiez les rapports..

## 1.3 Rapport de synthèse

|                                                           |                              |                                           |                                                    | +                                                            | -+                                                              | -++                                                   |
|-----------------------------------------------------------|------------------------------|-------------------------------------------|----------------------------------------------------|--------------------------------------------------------------|-----------------------------------------------------------------|-------------------------------------------------------|
| Adder                                                     | s :                          | ponent Info                               | : Adders := 2                                      | 1                                                            | Cell                                                            |                                                       |
| XORs                                                      | :<br>Input                   |                                           | XORs := 40                                         | 1<br> 2<br> 3                                                | BUFG<br> CARRY4<br> LUT1                                        |                                                       |
| <mark>-Muxes</mark><br>6 :<br>5 :<br>2 :                  | :<br>Input<br>Input<br>Input | 3 Bit<br>1 Bit<br>3 Bit<br>3 Bit<br>2 Bit | Registers := 9  Muxes := 1  Muxes := 1  Muxes := 1 | 14<br>  15<br>  16<br>  17<br>  18<br>  19<br>  110<br>  111 | LUT2<br> LUT3<br> LUT4<br> LUT5<br> LUT6<br> MUXCY<br> RAMB18E1 | 12 <br>  6 <br>  26 <br>  5 <br>  11 <br>  20 <br>  1 |
| 2 Input 1 Bit Muxes := 1Finished RTL Component Statistics |                              |                                           |                                                    | 12<br> 13<br> +                                              | BUF<br>  OBUF                                                   | 3 <br>  3 <br>-++                                     |

#### 1.4 Rapport de timing

\_\_\_\_\_\_ Design Timing Summary -----WNS(ns) TNS(ns) TNS Failing Endpoints TNS Total Endpoints WHS(ns) THS(ns) \_\_\_\_\_ 0.000 0.031 3.740 0 4601 0.000 0 Failing Endpoints, Worst Slack 26.013ns, Total Violation Setup : 0.000ns 0.049ns, Total Violation Hold : 0 Failing Endpoints, Worst Slack 0.000ns 0 Failing Endpoints, Worst Slack 0.049ns, Total Violation
0 Failing Endpoints, Worst Slack 15.250ns, Total Violation

0.000ns

#### Et le chemin critique :

#### Max Delay Paths

PW :

Slack (MET):

26.013ns (required time - arrival time)

Source:

dbg\_hub/inst/BSCANID.u\_xsdbm\_id/SWITCH\_N\_EXT\_BSCAN.bscan\_switch/state\_reg[2]/C (rising edge-triggered cell FDRE clocked by dbg\_hub/inst/BSCANID.u\_xsdbm\_id/SWITCH\_N\_EXT\_BSC

dbg\_hub/inst/BSCANID.u\_xsdbm\_id/SWITCH\_N\_EXT\_BSCAN.bscan\_switch/portno\_temp\_reg[5]/D

(rising edge-triggered cell FDRE clocked by dbg\_hub/inst/BSCANID.u\_xsdbm\_id/SWITCH\_N\_EXT\_BSCAN.bscan\_inst/SCRIES7\_BSCAN.bscan\_inst/TCK

Path Group: dbg\_hub/inst/BSCANID.u\_xsdbm\_id/SWITCH\_N\_EXT\_BSCAN.bscan\_inst/SERIES7\_BSCAN.bscan\_inst/TCK

Path Type: Setup (Max at Slow Process Corner)

Requirement: 33.000ns (dbg\_hub/inst/BSCANID.u\_xsdbm\_id/SWITCH\_N\_EXT\_BSCAN.bscan\_inst/SERIES7\_BSCAN.bscan\_:

Data Path Delay: 6.92lns (logic 2.24lns (32.382%) route 4.680ns (67.618%))

Clock Path Skew: -0.063ns (DCD - SCD + CPR)

Partination Clock Delay (DCD): 3.065ns = ( 36.065 - 33.000 ) (rising edge-triggered cell FDRE clocked by dbg\_hub/inst/BSCANID.u\_xsdbm\_id/SWITCH\_N\_EXT\_BSG Destination Clock Delay (DCD): 3.065ns = (36.065 - 33.000) Source Clock Delay (SCD): 3.503ns Clock Pessimism Removal (CPR): 0.375ns Clock Uncertainty: 0.035ns ((TSJ^2 + TIJ^2)^1/2 + DJ) / 2 + PE Total System Jitter (TSJ): 0.071ns Total Input Jitter (TIJ): 0.000ns
Discrete Jitter (DJ): 0.000ns
Phase Error (PE): 0.000ns



Question7 : Générez le bitstream et vérifiez que vous avez le comportement attendu sur carte.

#### 1.5 observation sur carte CORAZ7 : voir vidéo aussi

Capture status - Window 1 of 1

Explication pourquoi que j'ai un etat initial eteint et non pas blanc dès la programmation de ma carte . :

Bouton\_0\_IBUF

Bouton\_1\_IBUF

→ la machine à etat dans led\_driver.vhd est ci\_dessous, et comme j'ai un update à '1' la carte va par defaut sauter au premier etat suivant qui est selon lui le 00 = eteinte, valeur par defaut de color\_code.



```
-- Définition de ma machine à etat--
process(color_code,update,etat_cr)
begin
--initialisation des etats:
if update = '0' then
   etat_sv <= etat_cr;
elsif color_code = color_code_eteinte then --& update = '1'
   etat_sv <= led_eteinte;
elsif color_code = color_code_rouge then --& update = '1'
   etat_sv <= led_rouge;
elsif color_code = color_code_bleu then --& update = '1'
    etat_sv <= led_bleu;
elsif color_code = color_code_vert then --& update = '1'
    etat_sv <= led_vert;
end if;
end process;
  inst_Led_driver : entity Led_driver port map(
     clk => clk,
     Resetn => Reset_master,
     color_code => out_FIFO,
update => 'l', --ici mon update est tjs à 1 donc il saute au premier etat suivant qui est eteint selon ma machine à état
     end cycle => end cycle,
     led0 r => led0 r,
     led0_b => led0_b,
     led0_g => led0_g);
```

## **Annexe**



Un aperçu sur mon test bench pour tester ma data à l'entrée de mon architecture avec le composant FIFO :

```
-- Declaration de ma bibliothèque
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
Use work.all;
entity master_tb is
end master_tb;
architecture arch_master_tb of master_tb is
   signal clk : std_logic ;
    --signal Resetn :std_logic ;
    --signal reset_tb :std_logic :='0';
   signal led0_r_tb : std_logic :='0';
signal led0_b_tb : std_logic :='0';
signal led0_g_tb : std_logic :='0';
   signal bouton_1_tb : std_logic :='0';
   signal bouton_0_tb : std_logic :='0';
   signal Reset_master_tb : std_logic :='0';
constant clk_period : time := 10000 ns;--10 ns;
-- signal color_code : STD_LOGIC_vector (1 downto 0):= "00";
-- signal out_FIFO : STD_LOGIC_vector (1 downto 0):= "00";
    uut_master : entity Master Port map (
             clk => clk,
              Bouton_1=> Bouton_1_tb,
              Bouton_0 => Bouton_0_tb,
              Reset_master => Reset_master_tb,
              led0_r => led0_r_tb,
              led0_b => led0_b_tb,
              led0_g => led0_g_tb);
     ---Clock process definitions
    clk_process : process
    begin
    clk <= '0';
    wait for clk_period/2;
    clk <= '1';
    wait for clk_period/2;
    end process;
```

```
tester_mes_Boutons_process : process
begin
--initialiser mes registres
   Reset_master_tb <= '1';
    Bouton_0_tb <= '0';
    Bouton_1_tb <= '0';
wait for 2 sec;
   Reset_master_tb <= '0';
   -- simu entrée fifo bouton_1 : 1 0 1 1 1 0 1 0 1 0 1
--1
wait for 10 ms;
   Bouton_1_tb <= '1';
   Bouton_0_tb <= 'l'; --autorise l'écriture dans le fifo
wait for 10 ms;
  Bouton_1_tb <= '1';
   Bouton_0_tb <= '0';
--0
wait for 10 ms;
   Bouton 1 tb <= '0';
   Bouton 0 tb <= 'l'; -- autorise l'écriture dans le fifo
wait for 10 ms;
  Bouton_1_tb <= '0';
   Bouton_0_tb <= '0';
--1
wait for 10 ms;
   Bouton_1_tb <= '1';
   Bouton_0_tb <= '1'; -- autorise l'écriture dans le fifo
wait for 10 ms;
  Bouton_1_tb <= '1';
   Bouton_0_tb <= '0';
wait for 10 ms;
   Bouton 1 tb <= '1';
   Bouton 0 tb <= 'l'; -- autorise l'écriture dans le fifo
wait for 10 ms;
  Bouton 1 tb <= '1';
   Bouton_0_tb <= '0';
--1
```

```
--1
   wait for 10 ms;
      Bouton_1_tb <= '1';
      Bouton_0_tb <= '1'; --autorise l'écriture dans le fifo
   wait for 10 ms;
      Bouton_1_tb <= '1';
      Bouton_0_tb <= '0';
   wait for 10 ms;
      Bouton_1_tb <= '0';
      Bouton_0_tb <= '1'; -- autorise l'écriture dans le fifo
   wait for 10 ms;
      Bouton_1_tb <= '0';
      Bouton_0_tb <= '0';
   wait for 10 ms;
      Bouton_1_tb <= '1';
      Bouton_0_tb <= '1'; --autorise l'écriture dans le fifo
   wait for 10 ms;
      Bouton_1_tb <= '1';
      Bouton_0_tb <= '0';
   wait for 10 ms;
      Bouton_1_tb <= '0';
      Bouton_0_tb <= '1'; --autorise l'écriture dans le fifo
   wait for 10 ms;
      Bouton 1 tb <= '0';
      Bouton_0_tb <= '0';
   wait for 10 ms;
      Bouton_1_tb <= '1';
      Bouton_0_tb <= '1'; --autorise l'écriture dans le fifo
   wait for 10 ms;
      Bouton 1 tb <= '1';
      Bouton_0_tb <= '0';
   wait for 50 sec;
   end process;
end arch_master_tb;
```